

# 第3章 组合逻辑电路

第一讲 组合逻辑电路概述

第二讲 典型组合逻辑部件设计

第三讲 组合逻辑电路时序分析

#### 第一讲 组合逻辑电路概述

- 1. 组合逻辑电路构成规则
- 2. 逻辑电路图
- 3. 两级与多级组合逻辑电路
- 4. 组合逻辑电路设计
- 5. 无关项、非法值和高阻态

### 组合逻辑电路概述

- 数字逻辑电路可被看成是带有若干输入端和若干输出端的黑盒子,每个输入端和输出端只有高电平、低电平两种状态,对应1或0。
- · 分为组合(combinational)逻辑电路和时序(sequential)逻辑电路两种类型。
  - 组合逻辑电路的输出值仅依赖于当前输入值
  - 时序逻辑电路的输出值不仅依赖于输入值,还与当前状态(现态)有关。电路中存在存储部件或反馈结构



- ◆黑盒内部可被看成由若干元件和 若干连线互连而成。
  - 元件本身又可以是一个数字 逻辑电路
  - 连线可以是输入连线(如A1)、 内部连线(如N1)和输出连线 (如F1)

### 组合逻辑电路构成规则

- 最简单的组合逻辑电路是逻辑门电路,实现基本逻辑运算
- 组合逻辑电路构成规则
  - 每个元件本身是组合逻辑电路
  - 输出连线不能互连
  - 输出连线不能反馈到元件输入端



#### 不是组合逻辑电路





不是组合逻辑电路

#### 第一讲 组合逻辑电路概述

- 1. 组合逻辑电路构成规则
- 2. 逻辑电路图
- 3. 两级与多级组合逻辑电路
- 4. 组合逻辑电路设计
- 5. 无关项、非法值和高阻态

### 逻辑电路图

- 逻辑电路图描述数字电路内部元件的结构及其相互连接关系
  - 每个逻辑电路图的输出信号可以用输入信号的逻辑表达式表示它们之间的逻辑关系
- •逻辑电路图给出了逻辑关系(逻辑表达式)的一种实现方式
  - 一个真值表可能对应多个不同的逻辑表达式,从而对应多个不同的逻辑电路图,因而可以有多个不同的实现方式
- 任何逻辑表达式都可写成与、或、非三种基本运算的逻辑组合
  - 任何逻辑表达式都可以用基本逻辑门画出对应的逻辑电路图
- 一个逻辑门的输出可作为另一个逻辑门的输入
  - 扇入系数: 一个逻辑门所允许的输入端的最大数目
  - 扇出系数: 一个逻辑门输出端信号所能驱动的下一级输入端的最大数目

### 逻辑电路图

- 画逻辑电路图时,须依据逻辑运算的优先级确定逻辑门间的连接关系
  - 优先级高的运算对应的逻辑门的输出,是优先级低的运算对应逻辑门的输入
  - 优先级顺序如下: 非 > 与和与非 > 异或和同或 > 或和或非

例: 画出 $\overline{A} \cdot B \cdot C \oplus C + A + D$  对应的逻辑电路图



• n位逻辑运算在输入端和输出端标注位数即可

#### 第一讲 组合逻辑电路概述

- 1. 组合逻辑电路构成规则
- 2. 逻辑电路图
- 3. 两级与多级组合逻辑电路
- 4. 组合逻辑电路设计
- 5. 无关项、非法值和高阻态

### 两级和多级组合逻辑电路

- 任何逻辑表达式都可以转换成与-或表达式和或-与表达式
- 任何组合逻辑电路都可以是一个两级电路
- 与-或表达式对应的电路
  - 第一级是若干个与门
  - 第二级是一个或门,其输入是所有与门的输出
  - 例: Ā•B•C⊕C+A+D可转换为Ā·B·D+Ā·Ē·D

转换前:最长路径从A输入端到输出经过了非门、与门、异或门、或门和非门

转换后: 最长路径只经过非门、与门和或门

- 两级组合逻辑电路好处:比多级组合逻辑电路的传输时间更短,速度更快;坏处:使用两级组合电路所需的硬件数量可能会增长
- 采用两级还是多级需要在速度和成本之间进行权衡

#### 第一讲 组合逻辑电路概述

- 1. 组合逻辑电路构成规则
- 2. 逻辑电路图
- 3. 两级与多级组合逻辑电路
- 4. 组合逻辑电路设计
- 5. 无关项、非法值和高阻态

#### 从文字描述到逻辑电路或系统设计的整个过程如下:



例1: 素数检测器的设计 4-bit input,  $N_3N_2N_1N_0$  写出最小项表达式  $F = \Sigma_{N3N2N1N0}(1,2,3,5,7,11,13)$ 



#### 列出真值表

```
row N_3 N_2 N_1 N_0 F
```

#### 利用布尔代数化简, 以减少逻辑门数和输入端数 X·Y+X·Y' =X

$$F = \Sigma_{N3N2N1N0}(1,2,3,5,7,11,13)$$

$$= \ N_3' \cdot N_2' N_1' N_0 + N_3' \cdot N_2' \cdot N_1 \cdot N_0 + N_3' \cdot N_2 \cdot N_1' \cdot N_0 + N_3' \cdot N_2 \cdot N_1 \cdot N_0 + ...$$

$$= N_3'N_2' \cdot N_0 + N_3' \cdot N_2 \cdot N_0 + ...$$

$$= N_3' \cdot N_0 + N_3' \cdot N_2' \cdot N_1 \cdot N_0' + N_3 \cdot N_2' \cdot N_1 \cdot N_0 + N_3 \cdot N_2 \cdot N_1' \cdot N_0$$



减少: 3个与门和17个输入端



例2:设计一个监视交通信号灯工作状态的逻辑电路

#### 1、进行逻辑抽象

输入变量: 红R 黄Y 绿G 三盏灯的状态

灯亮为1,不亮为0

输出变量: 故障信号F

正常工作为0,发生故障为1

正常工作状态







#### 故障状态











| <u>真值表</u> |   |   |   |  |  |  |  |
|------------|---|---|---|--|--|--|--|
| R          | Υ | G | F |  |  |  |  |
| 0          | 0 | 0 | 1 |  |  |  |  |
| 0 0 0      | 0 | 1 | 0 |  |  |  |  |
| 0          | 1 | 0 | 0 |  |  |  |  |
|            | 1 | 1 | 1 |  |  |  |  |
| 1          | 0 | 0 | 0 |  |  |  |  |
| 1          | 0 | 1 | 1 |  |  |  |  |
| 1          | 1 | 0 | 1 |  |  |  |  |
| 1          | 1 | 1 | 1 |  |  |  |  |

#### 逻辑抽象结果

真值表

| <del>其</del> |   |   |   |  |  |  |  |
|--------------|---|---|---|--|--|--|--|
| R            | Υ | G | F |  |  |  |  |
| 0            | 0 | 0 | 1 |  |  |  |  |
| 0            | 0 | 1 | 0 |  |  |  |  |
| 0            | 1 | 0 | 0 |  |  |  |  |
| 0            | 1 | 1 | 1 |  |  |  |  |
| 1            | 0 | 0 | 0 |  |  |  |  |
| 1            | 0 | 1 | 1 |  |  |  |  |
| 1            | 1 | 0 | 1 |  |  |  |  |
| 1            | 1 | 1 | 1 |  |  |  |  |

#### 2、逻辑化简

写出逻辑函数式并化简



$$F = \overline{R} \cdot \overline{Y} \cdot \overline{G} + R \cdot Y + R \cdot G + Y \cdot G$$

3、电路设计 
$$F = \overline{R} \cdot \overline{Y} \cdot \overline{G} + R \cdot Y + R \cdot G + Y \cdot G$$



用与非门实现

#### 第一讲 组合逻辑电路概述

- 1. 组合逻辑电路构成规则
- 2. 逻辑电路图
- 3. 两级与多级组合逻辑电路
- 4. 组合逻辑电路设计
- 5. 无关项、非法值和高阻态

### 无关项、非法值和高阻态

#### • 无关项

- 某些输入组合对应的输出值可以任意值,某些输入组合不应该出现在真值表中
- 这些输入组合对应的输出值在化简时可标识为d,可以取值0或1,具体数值根据化简的需要而定
- 可灵活应用以简化电路从而降低成本,但也更易受干扰 例如: 8421 BCD码输入时,大于1001的编码为无关项

#### ・非法值

- 信号值不能被有效识别为高电平或低电平,处于不确定状态。
- 例如:下图中的信号X



#### 无关项、非法值和高阻态

- · 三态门(three-state gate)是一种重要的总线接口电路,也称三态缓冲器,其输出既可以是通常的逻辑值1 或 0, 又可以是高阻态
- 高阻态Hi-Z: 输出处于非正常逻辑态的第三种电气态,好像和电路断开一样
- 三态门有一个额外的输出使能控制端EN





三态门用途:可用于连接总线,多个三态输出连在一起等

#### 第二讲 典型组合逻辑部件

- 1. 译码器和编码器
- 2. 多路选择和多路分配器
- 3. 半加器和全加器

### 典型组合逻辑部件

- 复杂数字系统通常采用层次化、模块化方式构建
  - 由基本组合逻辑部件和时序逻辑部件相互连接构建
- 基本的组合逻辑部件的功能有:
  - 译码与编码、选择与分配、比较、运算、缓存并传送等
- 组合电路功能的实现方式:
  - 采用分立SSI门电路来实现(逻辑函数)
  - 使用只读存储器ROM来实现,效率较低(真值表)
  - 用提供单一功能的逻辑部件来实现,如译码器、编码器、加法器、比较器等

### 第二讲 典型组合逻辑部件

- 1. 译码器和编码器
- 2. 多路选择和多路分配器
- 3. 半加器和全加器

- 译码/编码功能:
  - 信号与信号编码之间的转换,如:n位信号编码←→2n位信号
- 译码器(decoder):一种多输入、多输出的组合电路。
  - "编码→信号"的转换,输入端数比输出端数少
  - 通常输出采用2n中取1码(单热点, one-hot)编码表征信号
  - 可以通过使能端EN来控制电路实现映射功能



■ n-2<sup>n</sup>译码器

○ 输入: n位二进制编码

○ 输出: 2<sup>n</sup>中取1码

■ 例如:

○ 2-4译码器

○ 3-8译码器

○ 4-16译码器

例1: 2-4译码器74X139

- 输出端高电平有效,表示选中输出,对应输入信号的最小项
- 通过使能控制端EN(Enable Control)禁止或 实现相应功能
- EN=0时,输出为全0
  - 消除干扰、功能扩展



如, Y2=EN·A1· $\overline{A0}$  = EN· $m_2$ 





例2: 3-8译码器 74X138

- 输出端<mark>低电平</mark>有效,对应输入信号的 最大项
- 有3个使能控制端





#### 74X138的功能表

|    |       | Inputs |   |   |   |      |                  |      | Out  | puts |      |      |      |
|----|-------|--------|---|---|---|------|------------------|------|------|------|------|------|------|
| G1 | G2A_L | G2B_L  | С | В | Α | Y7_L | Y6_L             | Y5_L | Y4_L | Y3_L | Y2_L | Y1_L | Y0_L |
| 0  | Х     | Х      | X | X | X | 1    | 1                | 1    | 1    | 1    | 1    | 1    | 1    |
| X  | 1     | X      | X | X | X | 1    | 1                | 1    | 1    | 1    | 1    | 1    | 1    |
| X  | X     | 1      | X | X | X | 1    | 1                | 1    | 1    | 1    | 1    | 1    | 1    |
| (1 | 0     | 0      | 0 | 0 | 0 | 1    | 1                | 1    | 1    | 1    | 1    | 1    | 0    |
| 1  | 0     | 0      | 0 | 0 | 1 | 1    | 1                | 1    | 1    | 1    | 1    | 0    | 1    |
| 1  | 0     | 0      | 0 | 1 | 0 | 1    | 1                | 1    | 1    | 1    | 0    | 1    | 1    |
| 1  | 0     | 0      | 0 | 1 | 1 | 1    | 1                | 1    | 1    | 0    | 1    | 1    | 1    |
| 1  | 0     | 0      | 1 | 0 | 0 | 1    |                  | 1    | 0    | 1    | 1    | 1    | 1    |
| 1  | 0     | 0      | 1 | 0 | 1 |      | M <sub>6</sub> _ | 0    | 1    | 1    | 1    | 1    | 1    |
| 1  | 0     | 0      | 1 | 1 | 0 | 1    | 0                | 1    | 1    | 1    | 1    | 1    | 1    |
| 1  | 0     | 0      | 1 | 1 | 1 | 0    | 1                | 1    | 1.   | 1    | 1    | 1    | 1    |

 $EN=\overline{G1}+G2A_L+G2B_L$ 

例: Y6\_L=EN+C+B+A

74X138逻辑原理图



思考: 当输入端同时发生变化时, 对输出端的影响。



例2: 七段显示译码器







每段是一个LED(发光二极管),通过控制其 亮和灭,可得到数字或字母等符号的形状

共阳极,输入为低电平二极管导通; 共阴极,输入为高电平二极管导通。



• 输入信号: 4位二进制编码

• 输出: 七段码(的驱动信号) a - g

假设共阴极,即 1-亮;0-灭













• 七段数字显示译 码器真值表

|          | <b>A</b> 3 | A2 | A1 | A0 | а | b | С | d | е | f | g  |
|----------|------------|----|----|----|---|---|---|---|---|---|----|
| 0        | 0          | 0  | 0  | 0  | 1 | 1 | 1 | 1 | 1 | 1 | 0  |
| 1        | 0          | 0  | 0  | 1  | 0 | 1 | 1 | 0 | 0 | 0 | 0  |
| 2        | 0          | 0  | 1  | 0  | 1 | 1 | 0 | 1 | 1 | 0 | 1  |
| 3        | 0          | 0  | 1  | 1  | 1 | 1 | 1 | 1 | 0 | 0 | 1  |
| 4        | 0          | 1  | 0  | 0  | 0 | 1 | 1 | 0 | 0 | 1 | 1  |
| 5        | 0          | 1  | 0  | 1  | 1 | 0 | 1 | 1 | 0 | 1 | 1  |
| 6        | 0          | 1  | 1  | 0  | 1 | 0 | 1 | 1 | 1 | 1 | 1  |
| 7        | 0          | 1  | 1  | 1  | 1 | 1 | 1 | 0 | 0 | 0 | 0  |
| 8        | 1          | 0  | 0  | 0  | 1 | 1 | 1 | 1 | 1 | 1 | 1  |
| 9        | 1          | 0  | 0  | 1  | 1 | 1 | 1 | 0 | 0 | 1 | 1  |
| Α        | 1          | 0  | 1  | 0  | 1 | 1 | 1 | 0 | 1 | 1 | 1  |
| b        | 1          | 0  | 1  | 1  | 0 | 0 | 1 | 1 | 1 | 1 | 1  |
| C        | 1          | 1  | 0  | 0  | 1 | 0 | 0 | 1 | 1 | 1 | 0  |
| d        | 1          | 1  | 0  | 1  | 0 | 1 | 1 | 1 | 1 | 0 | 1  |
| Ε        | 1          | 1  | 1  | 0  | 1 | 0 | 0 | 1 | 1 | 1 | 1  |
| <u>F</u> | 1          | 1  | 1  | 1  | 1 | 0 | 0 | 0 | 1 | 1 | 1_ |

· 根据显示需要,考虑是否使用无用的A<sup>~</sup>F编码 以下是输出信号a的卡诺图

#### A<sup>~</sup>F输入编码作为无关项

| A1A0 |    |    |    |    |
|------|----|----|----|----|
| A3A2 | 00 | 01 | 11 | 10 |
| 00   | 1  | 0  | 1  | 1  |
| 01   | 0  | 1  | 1  | 1  |
| 11   | d  | d  | d  | d  |
| 10   | 1  | 1  | d  | d  |

a=A3+A1+A2A0+ $\overline{A2}$   $\overline{A0}$ a=A3+A1+A2 $\odot$ A0

#### A~F输入编码作为有效项

| A1A0 |    |    |    |    |
|------|----|----|----|----|
| A3A2 | 00 | 01 | 11 | 10 |
| 00   | 1  | 0  | 1  | 1  |
| 01   | 0  | 1  | 1  | 1  |
| 11   | 0  | 1  | 1  | 1  |
| 10   | 1  | 1  | 0  | 1  |

a=A2A0+
$$\overline{A2}$$
  $\overline{A0}$  +A1· $\overline{A0}$  +  $\overline{A3}$  · A1 +A3 ·  $\overline{A2}$  ·  $\overline{A0}$ 

· 编码器encoder: 译码器的逆向电路 即输出是输入信号的二进制编码



- 最常见是2<sup>n</sup>-n编码器,也称为 二进制编码器。
  - o 2n个输入端
  - n个输出端
- 分类:
  - 互斥(唯一输入)编码器
  - 非互斥编码器
  - 优先级编码器

3位二进制编码器(8-3 编码器)

• 输入 $I_0$ — $I_7$ 是一组互斥变量,每次只有一个输入端 $I_i$ 为1,其余都为0,输出为i的二进制编码。



|                | 00 | <i>O</i> 1 | 02 |
|----------------|----|------------|----|
| I <sub>0</sub> | 0  | 0          | 0  |
| <i>I</i> 1     | 0  | 0          | 1  |
| I2             | 0  | 1          | 0  |
| <i>I</i> 3     | 0  | 1          | 1. |
| <i>I</i> 4     | 1  | 0          | 0  |
| <i>I</i> 5     | 1  | 0          | 1  |
| <i>I</i> 6     | 1  | 1          | 0  |
| <i>I</i> 7     | 1  | 1          | 1  |



a)编码器符号

b)编码器真值表

c)编码器电路图

- 3位二进制编码器(8-3 编码器)
  - 输入 $I_0^{\sim}I_7$ 是一组互斥变量,每次只有一个输入端 $I_i$ 为1,其余都为0,输出为i的二进制编码。



a)编码器符号

|                | <i>O</i> 0 | <i>O</i> 1 | 02 |
|----------------|------------|------------|----|
| <i>I</i> 0     | 0          | 0          | 0  |
| I <sub>1</sub> | 0          | 0          | 1  |
| I <sub>2</sub> | 0          | 1          | 0  |
| <i>I</i> 3     | 0          | 1          | 1. |
| <i>I</i> 4     | 1          | 0          | 0  |
| <i>I</i> 5     | 1          | 0          | 1  |
| <i>I</i> 6     | 1          | 1          | 0  |
| <i>I</i> 7     | 1          | 1          | 1  |

b)编码器真值表



c)编码器电路图

#### 第二讲 典型组合逻辑部件

- 1. 译码器和编码器
- 2. 多路选择和多路分配器
- 3. 半加器和全加器

多路选择器:多输入单输出 多路分配器:单输入多输出

#### 多路选择器 (MUX)



#### 数据分配器 (DMUX)



- 2-路选择器有两个输入端和一个输出端,有一个控制端,用于控制选择哪一路输出
- 在计算机中, 2-路选择器的每个输入、输出端通常都有n位





2-路选择器符号

一位2-路选择器逻辑电路

传输门实现2-路选择器

4-路选择器



| S0 S1 | $F \cdot$ |
|-------|-----------|
| 0 - 0 | A         |
| 0 - 1 | В         |
| 1. 0. | C         |
| 1. 1  | D         |

#### 一位4-路选择器的实现



两级门电路



多层次级联



三态门电路

可以基于多路选择器实现组合逻辑电路的功能

例1:基于多路选择器实现某组合逻辑电路的功能(可用如下真值表描述)

| A | В   | F |
|---|-----|---|
| 0 | 0 · | 0 |
| 0 | 1   | 1 |
| 1 | 0   | 1 |
| 1 | 1   | 0 |



真值表

用一个4-路选择器实现

用一个2-路选择器和一个 非门实现

多路分配器(demultiplexer): 把唯一的输入信号发送到多个输出端中的一个。从哪一个输出端送出输入信号, 取决于控制端。简写为DMUX或DEMUX

#### 4-路分配器的符号和真值表



| S0 S1 | D0 | <i>D</i> 1 | D2 | D3        |
|-------|----|------------|----|-----------|
| 0 0   | D  | 0          | 0  | 0 ·       |
| 0 1   | 0  | D          | 0  | 0         |
| 1 0   | 0  | 0          | D  | 0         |
| 1 1   | 0  | 0          | 0  | $D \cdot$ |

四路分配器的符号

四路分配器真值表

多路分配器常与多路选择器联用,以实现多通道数据的分时传送。



#### 第二讲 典型组合逻辑部件

- 1. 译码器和编码器
- 2. 多路选择和多路分配器
- 3. 半加器和全加器

#### 半加器和全加器

• 半加器 (Half Adder, 简称HA): 仅考虑加数和被加数,不考虑低位来的进位

| 输入 |    | 输出 |    |
|----|----|----|----|
| 被加 | 加数 | 和数 | 进位 |
| A  | В  | 5  | CO |
| 0  | 0  | 0  | 0  |
| 0  | 1  | 1  | 0  |
| 1  | 0  | 1  | 0  |
| 1  | 1  | 0  | 1  |

$$S=\overline{A}B + A\overline{B} = A \oplus B$$

$$CO = A \cdot B$$



电路图

逻辑符号

#### 半加器和全加器

全加器(Full Adder, 简称FA): 输入为加数、被加数和低位进位Cin, 输出为和F、进位Cout

| A | В | Cin | F | Cout |
|---|---|-----|---|------|
| 0 | 0 | 0   | 0 | 0 -  |
| 0 | 0 | 1   | 1 | 0 ·  |
| 0 | 1 | 0   | 1 | 0    |
| 0 | 1 | 1   | 0 | 1    |
| 1 | 0 | 0   | 1 | 0    |
| 1 | 0 | 1   | 0 | 1    |
| 1 | 1 | 0   | 0 | 1    |
| 1 | 1 | 1   | 1 | 1    |

$$F=A \cdot B \cdot \text{Cin} + \overline{A \cdot B} \cdot \text{Cin} + A \cdot B \cdot \text{Cin}$$

化简后:

 $F=A\oplus B\oplus Cin$ 

 $Cout = A \cdot B + A \cdot Cin + B \cdot Cin$ 

真值表



全加器逻 辑电路图 A Cout

逻辑符号

#### 半加器和全加器

串行进位加器: 行波进位加法器 ripper adder

- 规格:
  - 两个二进制字,每个n位,相加。
- 方法:
  - n个全加器的级联,属于迭代电路。
- 延迟:
- 特点: 简单、速度慢



组合逻辑设计实践

## 第三讲 组合逻辑部件时序分析

- 1. 传输延迟和最小延迟
- 2. 竞争冒险

### 组合逻辑电路时序分析

- · 信号通过连线和电路元件时会有一定时间的延迟(Delay)
- 电路的延迟取决于电路内部的设计及外部特性,影响因素包括但不限于:
  - 连线的长短、元件的数量
  - 电路制造工艺、工作电压
  - 环境噪声、温度等外在条件
  - 高低电平的转换过渡时间

因此,任何组合逻辑电路从输入信号的改变,到随之引起的输出信号的改变,都有一定时间的延迟

#### 传输延迟和最小延迟

- 通常用时序图反映电路的延迟
  - 下降沿延迟t<sub>oll</sub>:输入变化引起相应输出从高到低变化的时间
  - 上升沿延迟t<sub>plH</sub>: 输入变化引起相应输出从低到高变化的时间
- 通常取信号转换时间中间点来测量延迟时间



反相器电路的时序图反映了其电路延迟情况

#### 传输延迟和最小延迟

关键路径:一个组合逻辑电路在输入和输出之间经过的最长路径

- 传输延迟就是关键路径上所有元件的传输延迟之和
- 最小延迟就是最短路径上所有元件的最小延迟之和

例: 假定所有逻辑门电路的传输延迟和最小延迟分别为90ps和60ps,计算下图中组合逻辑电路的传输延迟和最小延迟。



传输延迟  $T_{pd}$ 为3级门传播延迟之和,即90psx3=270ps最小延迟  $T_{cd}$ 为2级门最小延迟之和,即60psx2=120ps

### 第三讲 组合逻辑部件时序分析

- 1. 传输延迟和最小延迟
- 2. 竞争冒险

### 竞争冒险

- 如果存在某个输入信号经过两条或两条以上的路径作用到输出端,由于各路径延迟不同,因而该输入信号对输出端会发生先后不同的影响,该现象称为竞争(race)
- 由于竞争的存在,在输入信号变化的瞬间,输出端可能会出现不正确的尖峰信号,这种信号称为毛刺(glitch)
- 出现毛刺的电路称为存在冒险 (hazard)或竞争冒险或险象
- 可通过低通滤波或增加冗余项 来修改逻辑设计等方式避免毛 刺



# 冒险举例





#### 静态冒险的检测

卡诺图检测:在卡诺图中存在两个质主蕴涵项相切,当从一个质主蕴涵项向另一个转换时,一旦有传递延迟,则产生险态。







### 静态冒险的消除

添加一致项consensus:增加新的主蕴涵项,覆盖相切的两个质主蕴涵。







$$Z = x_1' x_2 + x_1 x_3 + x_2 x_3$$

## 另一个例子



 $F = X \cdot Y' \cdot Z' + W' \cdot Z + W \cdot Y$ 

消除冒险之前

消除冒险之后

# 静态冒险的消除

